咨詢服務熱線:137-1199-5957
2.1 規則設置
如果在原理圖電路闆設計階段就已經把PCB的電路闆設計規則設置好的話,就不用再進行設置這些規則瞭,因爲輸入網表時,電路闆設計規則已随網表輸入進PowerPCB瞭。如果修改瞭電路闆設計規則,必須同步原理圖,保證原理圖和PCB的一緻。除瞭電路闆設計規則和層定義外,還有一些規則需要設置,比如Pad Stacks,需要修改标準過孔的大小。如果電路闆設計者新建瞭一個焊盤或過孔,一定要加上Layer 25。
2.2 網表輸入
網表輸入有兩種方法,一種是使用PowerLogic的OLE PowerPCB Connection功能,選擇Send Netlist,應用OLE功能,可以随時保持原理圖和PCB圖的一緻,盡量減少出錯的可能。另一種方法是直接在PowerPCB中裝載網表,選擇File->Import,将原理圖生成的網表輸入進來。
2.3 元器件布局
網表輸入以後,所有的元器件都會放在工作區的零點,重疊在一起,下一步的工作就是把這些元器件分開,按照一些規則擺放整齊,即元器件布局。PowerPCB提供瞭兩種方法,手工布局和自動布局。
注意:
PCB電路闆設計規則、層定義、過孔設置、CAM輸出設置已經作成缺省啓動文件,名稱爲Default.stp,網表輸入進來以後,按照電路闆設計的實際情況,把電源網絡和地分配給電源層和地層,並設置其它高級規則。在所有的規則都設置好以後,在PowerLogic中,使用OLE PowerPCB Connection的Rules From PCB功能,更新原理圖中的規則設置,保證原理圖和PCB圖的規則一緻。